Gaia

XSLaren edukia

Sistemako bus-a eta aurretiaz diseinatutako nukleoak sartzea

Gaiari buruzko datu orokorrak

Modalitatea
Ikasgelakoa
Hizkuntza
Gaztelania

Irakasgaiaren azalpena eta testuingurua

Ikasgai honetan, FPGAn aurrez-diseinatutako nukleoen interkonexiorako zehaztapenak aztertzen dira, eta nukleo horietan oinarritutako komunikazio-sistemak sortzea ahalbidetzen duten tresnak erabiltzen ikasten da.

Irakasleak

IzenaErakundeaKategoriaDoktoreaIrakaskuntza-profilaArloaHelbide elektronikoa
BIDARTE PERAITA, UNAIEuskal Herriko UnibertsitateaIrakaslego AgregatuaDoktoreaElebidunaTeknologia Elektronikoaunai.bidarte@ehu.eus

Gaitasunak

IzenaPisua
Capacidad y hábito para realizar una vigilancia tecnológica continua sobre Electronica, Comunicaciones y Control.50.0 %
Capacidad para integrar los subsistemas y componentes electrónicos más adecuados para cada aplicación específica.50.0 %

Irakaskuntza motak

MotaIkasgelako orduakIkasgelaz kanpoko orduakOrduak guztira
Magistrala606
Laborategiko p.6612
Ordenagailuko p.183957

Irakaskuntza motak

IzenaOrduakIkasgelako orduen ehunekoa
Azalpenezko eskolak6.0100 %
Ekipo eta instalazio esperimentalak erabiltzea12.050 %
Lanak ekipo informatikoekin57.096 %

Ebaluazio-sistemak

IzenaGutxieneko ponderazioaGehieneko ponderazioa
Bertaratzea eta Parte-hartzea0.0 % 10.0 %
Lan praktikoak90.0 % 100.0 %

Ohiko deialdia: orientazioak eta uko egitea

Etengabeko ebaluazioa egingo da hainbat zirkuituren diseinuan oinarrituta. Diseinu horiek eskola-asteetan proposatuko dira. Ikasleak banaka egingo ditu aurrez-aurrekoak ez diren orduetan. Hala ere, saio presentzialetan denbora emango da irakasleak zalantzak argitzeko eta diseinuan laguntzeko.



Uko egitea idatziz jakinarazi behar zaio irakasgaiaren koordinatzaileari, ikasturte bakoitzerako argitaratutako egutegiaren arabera irakasgaiaren eskola-aldia amaitu baino gutxienez bi aste lehenago.



Osasun egoerak aurrez aurreko irakaskuntza edota ebaluazioa eragotziz gero, onlineko jarduerara joko da eta ikasleei aldaketa horren berri emango zaie.

Ezohiko deialdia: orientazioak eta uko egitea

Ebaluazioa lan batzuen arabera egingo da.



Uko egitea idatziz jakinarazi behar zaio irakasgaiaren koordinatzaileari, ikasturte bakoitzerako argitaratutako egutegiaren arabera irakasgaiaren eskola-aldia amaitu baino gutxienez bi aste lehenago.



Osasun egoerak aurrez aurreko irakaskuntza edota ebaluazioa eragotziz gero, onlineko jarduerara joko da eta ikasleei aldaketa horren berri emango zaie.

Irakasgai-zerrenda

1. FPGA batean aurrez diseinatutako nukleoen interkonexioa

2. Wishbone busa, espezifikazioa eta diseinu propioa

3. Wishbone busa, nukleo propioetan eta libreak diren beste batzuetan oinarritutako sistema baten diseinua

4. Plataformetan oinarritutako diseinua: fabrikatzailearen librerietako nukleoetan oinarritutako hasierako sistema bat sortzea

5. Berezko nukleoak hasierako sisteman sartzea

6. Sistema osoaren simulazioa, abiaraztea eta testa

Bibliografia

Nahitaez erabili beharreko materiala

Egela bidez partekatutako materiala.

Oinarrizko bibliografia

SoC Interconnection: Wishbone. http://opencores.org/opencores,wishbone

https://www.xilinx.com/ <br /><br />

Estekak

https://opencores.org/opencores,wishbone



https://www.xilinx.com/tools/platform.htm



XSLaren edukia

Iradokizunak eta eskaerak