Gaia
Zirkuitu Digitalen Laborategia
Gaiari buruzko datu orokorrak
- Modalitatea
- Ikasgelakoa
- Hizkuntza
- Gaztelania
- Euskara
Irakasgaiaren azalpena eta testuingurua
Zirkuitu digitalen laborategia telekomunikazio master barruan 1. mailako 2. lauhilabeteko gaia da. Klaseak Bilboko ingeniaritza eskolan ematen dira. Gai honetan FPGA eta batez ere SoPCak lantzen dira (mikrokontrotogailua gehi FPGA batzen dituzten elementuak). Zirkuitu birprogramagarriak lantzeko beharrezkoak diren kontzeptuak eta tresnak azaltzen dira.: aldaketa teknologikoak, dispositibo birprogramagarriak, VHDL deskribapena eta C programazioa. Beharrezkoak diren programa informatikoak ere lantzen dira teknologia mota hauexekin lan egiteko.Telekomunikazio Ingeniaria hurrengo irakasgaietan dauka oinarria:
* 2. Kurtsoa: Elektronika digitala
* 3. Kurtsoa: Sistema digitalak
* 4. Kurtsoa: Zirkuitu digitalen laborategia (hautazkoa)
Irakasgai honetan ikusten diren kontzeptu, teknologia eta prozesuak hurrengo irakasgaietan erabilgarriak dira.
* Komunikazioen Sistema Elektronikoak
* Seinalearen Trataera Aurreratua
* Sareen Diseinua eta Kudeaketa eta Telekomunikazio Zerbitzuak
* Seinale Biomedikoen Prozesamendua
Osasun egoerak aurrez aurreko irakaskuntza edota ebaluazioa eragotziz gero, onlineko jarduerara joko da eta ikasleei aldaketa horren berri emango zaie.
Irakasleak
Izena | Erakundea | Kategoria | Doktorea | Irakaskuntza-profila | Arloa | Helbide elektronikoa |
---|---|---|---|---|---|---|
CUADRADO VIANA, CARLOS | Euskal Herriko Unibertsitatea | Unibertsitateko Irakaslego Lankidea | Elebakarra | Teknologia Elektronikoa | carlos.cuadrado@ehu.eus | |
LAZARO ARROTEGUI, JESUS | Euskal Herriko Unibertsitatea | Irakaslego Osoa | Doktorea | Elebiduna | Teknologia Elektronikoa | jesus.lazaro@ehu.eus |
Gaitasunak
Izena | Pisua |
---|---|
Conocimiento de los lenguajes de descripción hardware para circuitos de alta complejidad. | 50.0 % |
Capacidad para utilizar dispositivos lógicos programables, así como para diseñar sistemas electrónicos avanzados, tanto analógicos como digitales. Capacidad para diseñar componentes de comunicaciones como por ejemplo encaminadores, conmutadores, concentradores, emisores y receptores en diferentes bandas. | 50.0 % |
Irakaskuntza motak
Mota | Ikasgelako orduak | Ikasgelaz kanpoko orduak | Orduak guztira |
---|---|---|---|
Magistrala | 15 | 15 | 30 |
Laborategiko p. | 30 | 52.5 | 82.5 |
Irakaskuntza motak
Izena | Orduak | Ikasgelako orduen ehunekoa |
---|---|---|
Eskola magistralak | 30.0 | 50 % |
Laborategiko praktikak | 82.5 | 36 % |
Ebaluazio-sistemak
Izena | Gutxieneko ponderazioa | Gehieneko ponderazioa |
---|---|---|
Idatzizko azterketa | 25.0 % | 50.0 % |
Lan praktikoak | 50.0 % | 75.0 % |
Ohiko deialdia: orientazioak eta uko egitea
Teoria azterketa bat edo gehiago. Bere batezbesteko haztatua atal idatzitako 100% izango da.Azkeneko proiektua proiektu ataleko 100%.
Uko egitea momentu bakoitzeko araudiaren arabera.
Ezohiko deialdia: orientazioak eta uko egitea
100% praktika azterketaIrakasgai-zerrenda
Teoria/PraktikaKlaseetan zehar, kodifikazio teknika ezberdinak ikusiko ditugu. Era berean, FPGA diseinu aurreratuak sortu daitezkeen arazo normalenak ere ikusiko dira. Teorian ikusitako gaiak laborategian diseinatutako IP coreetan erabili beharko dira.
* Class Intro and 7 Series Architecture Overview
* FPGA Design Methodology and HDL Coding Techniques
* Synchronous Design Techniques and Reset Methodology
* Synchronization Circuits
* FPGA Design Techniques and Timing Exceptions
* Zynq Architecture
* Introduction to AXI and Zynq PS-PL AXI Ports
Laborategia
* FPGA Design Flow using Vivado
Praktika hauexetan irakasleek Vivado® Design software suite Xilinx All Programmable devices-tarako diseinu fluxua ikusiko dute.
Dokumentazioa Xilinx University Program eta irakasgaiaren orrialdean dago.
* Embedded System Design Flow on Zynq using Vivado
Irakasgai honetan Zynq erabilita sistema embebidoak egiteko sarrera ematen du. Horretarako Zedboar eta Vivado erabiltzen dira.
Dokumentazioa Xilinx University Program eta irakasgaiaren orrialdean dago.
* IP core design
Azkeneko praktika libre bat egin. IP kore bat egin bus estandarrak erabilita audio prozesamendua denbora errealean egiteko software bitartez konfiguragarria.
Bibliografia
Nahitaez erabili beharreko materiala
* L. H. Crockett, R. Elliot, M. Enderwitz. "The Zynq Book: Embedded Processing with the Arm Cortex-A9 on the Xilinx Zynq-7000 All Programmable Soc".ISBN 9780992978709. Strathclyde Academic Media. http://www.zynqbook.com/* Surviving the SOC revolution : a guide to platform-based design. Chang, Henry, Kluwer Academic, 1999.
* Winning the SoC revolution : experiences in real design. Martin, Grant, Kluwer Academic, 2003.
* Xilinx University Program: http://www.xilinx.com/support/university/students.html
* Zynq-7000 SoPC Documentation: http://www.xilinx.com/products/silicon-devices/soc/zynq-7000.html
Oinarrizko bibliografia
* Clive "Max" Maxfield. "The Design Warrior's Guide to FPGAs". Ed. Newnes, 2004.* Pong P. Chu. "RTL Hardware Design Using VHDL: Coding for Efficiency, Portability, and Scalability". Ed. Wiley- IEEE Press, 2006.
* L. H. Crockett, R. Elliot, M. Enderwitz. "The Zynq Book Tutorials for Zybo and ZedBoard". ISBN 9780992978730, Strathclyde Academic Media
* J. L. Martín (coordinador), P. Ibáñez, A. Zuloaga, U. Bidarte, J. Arias y J. Lázaro. "Electrónica digital". ISBN 84-96477-44-4. 2006, Delta Publicaciones, Madrid.
* E. Mandado, J. L. Martín. "Sistemas electrónicos digitales". ISBN 9788426721983, Ediciones Marcombo
Gehiago sakontzeko bibliografia
IEEE Std 1076-1993. "IEEE Standard VHDL Reference Manual". Junio de 1994.Volnei A. Pedroni. "Circuit Design with VHDL". Ed. MIT Press, 2004.
Sunggu Lee. "Advanced Digital Logic Design Using VHDL, State Machines, and Synthesis for FPGA's". Ed. Thomson-Engineering, 2005.
Estekak
http://www.xilinx.comhttp://www.digilentinc.com
http://www.ehu.es/Electronica_EUITI/vhdl/pagina/inicio.htm
http://www.vhdl-online.de/tutorial/
http://esd.cs.ucr.edu/labs/tutorial/