Materia
VHDL sintetizable y FPGAs
Datos generales de la materia
- Modalidad
- Presencial
- Idioma
- Castellano
Descripción y contextualización de la asignatura
En esta asignatura se estudian las arquitecturas de los dispositivos FPGA de última generación y la forma de describir los circuitos internos de los mismos utilizando el lenguaje estándar de descripción hardware VHDL.En el caso de que las condiciones sanitarias impidan la realización de una actividad docente y/o evaluación presencial, se activará una modalidad no presencial de la que los/las estudiantes serán informados puntualmente.
Profesorado
Nombre | Institución | Categoría | Doctor/a | Perfil docente | Área | |
---|---|---|---|---|---|---|
CUADRADO VIANA, CARLOS | Universidad del País Vasco/Euskal Herriko Unibertsitatea | Profesorado Colaborador De Universidad | No bilingüe | Tecnología Electrónica | carlos.cuadrado@ehu.eus |
Competencias
Denominación | Peso |
---|---|
Capacidad para diseñar sistemas, componentes y procesos que respondan a las necesidades del cliente | 25.0 % |
Habilidad para identificar, formular y resolver problemas de Electrónica aplicada a las Comunicaciones o al Control | 20.0 % |
Capacidad para integrar los subsistemas y componentes electrónicos más adecuados para cada aplicación específica. | 20.0 % |
Capacidad de aplicar metodologías modernas y buenas prácticas en el desarrollo de productos tecnológicos. | 25.0 % |
Capacidad de aplicar conocimientos básicos de sistemas digitales en el desarrollo de sistemas en dispositivos electrónicos integrados. | 10.0 % |
Tipos de docencia
Tipo | Horas presenciales | Horas no presenciales | Horas totales |
---|---|---|---|
Magistral | 18 | 0 | 18 |
P. Ordenador | 12 | 45 | 57 |
Actividades formativas
Denominación | Horas | Porcentaje de presencialidad |
---|---|---|
Clases expositivas | 20.0 | 100 % |
Trabajos con equipos informáticos | 55.0 | 18 % |
Sistemas de evaluación
Denominación | Ponderación mínima | Ponderación máxima |
---|---|---|
Asistencia y Participación | 0.0 % | 10.0 % |
Trabajos Prácticos | 90.0 % | 100.0 % |
Convocatoria ordinaria: orientaciones y renuncia
El alumnado podrá ejercer su derecho a renuncia según el procedimiento aplicable a los estudios de master. Los alumnos deben informar por escrito al coordinador de la asignatura con al menos dos semanas de antelación a la finalización del periodo lectivo de dicha asignatura según el calendario publicado para cada curso académico.En el caso de que las condiciones sanitarias impidan la realización de una actividad docente y/o evaluación presencial, se activará una modalidad no presencial de la que los/las estudiantes serán informados puntualmente.
Convocatoria extraordinaria: orientaciones y renuncia
El alumnado podrá ejercer su derecho a renuncia según el procedimiento aplicable a los estudios de master.En el caso de que las condiciones sanitarias impidan la realización de una actividad docente y/o evaluación presencial, se activará una modalidad no presencial de la que los/las estudiantes serán informados puntualmente.
Temario
1. FPGAs. Introducción y conceptos básicos2. Elementos básicos de una FPGAs
3. Arquitecturas avanzadas de las FPGAs
4. Introducción al VHDL
5. Sintaxis básica del VHDL
6. Aspectos lingüísticos del VHDL
7. Introducción a la herramienta de diseño con VHDL
8. Primer práctica: Circuitos combinacionales
9. Sentencias de procesamiento secuencial
10. Segunda práctica: Circuitos secuenciales
11. Tercera práctica: Máquina Algorítmica
Bibliografía
Materiales de uso obligatorio
Transparencias realizadas en Power Point para las clases magistrales.Manuales de usuario de los programas utilizados en las prácticas.
Ordenador personal.
Programas de diseño y de síntesis para FPGAs.
Bibliografía básica
IEEE Std 1076-1993. "IEEE Standard VHDL Reference Manual". Junio de 1994.Volnei A. Pedroni. "Circuit Design with VHDL". Ed. MIT Press, 2004.
Sunggu Lee. "Advanced Digital Logic Design Using VHDL, State Machines, and Synthesis for FPGA's". Ed. Thomson-Engineering, 2005.
Clive "Max" Maxfield. "The Design Warrior's Guide to FPGAs". Ed. Newnes, 2004.
Pong P. Chu. "RTL Hardware Design Using VHDL: Coding for Efficiency, Portability, and Scalability". Ed. Wiley- IEEE Press, 2006.
Lluís Terés, Yago Torroja, Serafín Olcoz y Eugenio Villar. "VHDL. Lenguaje Estándar de Diseño Electrónico". Ed. McGraw-Hill, 1997.
Fernando Pardo y José A. Boluda. "VHDL. Lenguaje para síntesis y modelado de circuitos". Ed. ra-ma, 1999.
Kevin Skahill. "VHDL for Programmable Logic", Ed. Addison-Wesley, 1996.
Enlaces
Tutoriales de VHDL en Internet:http://www.ehu.es/Electronica_EUITI/vhdl/pagina/inicio.htm
http://www.vhdl-online.de/tutorial/
http://esd.cs.ucr.edu/labs/tutorial/
Acceso a publicaciones y recursos para VHDL:
http://www.eda.org/